튜토리얼

▷ 프로세서 레인이란 무엇이며 멀티의 중요성

차례:

Anonim

이 기사에서는 프로세서LANES가 무엇인지 설명합니다 . 그러나 공식적으로 PCIe 또는 PCI-e로 축약 된 PCI Express (Peripheral Component Interconnect Express)가 무엇인지 알아야하기 전에 PCI와 같은 오래된 버스 표준을 대체하도록 설계된 고속 컴퓨터 확장 버스 표준입니다., PCI-X 및 AGP.

목차 색인

PCI Express 인터페이스 란 무엇이며 어떻게 작동합니까?

PCIe는 더 높은 최대 시스템 버스 성능, 더 낮은 I / O 핀 수 및 더 작은 물리적 공간, 버스 장치에 대한 더 나은 성능 스케일링, 보다 자세한 오류 감지 및보고 메커니즘 (고급 오류보고, AER 및 기본 핫 스왑 기능. 또한 PCIe 표준의 최신 개정판은 I / O 가상화를위한 하드웨어 지원을 제공합니다.

시장에 나와있는 최고의 프로세서에 대한 기사를 읽는 것이 좋습니다.

레인 수에 의해 정의 된 PCI Express 전기 인터페이스는 다양한 표준, 특히 ExpressCard 노트북 확장 카드 인터페이스 및 SATA Express 및 M.2 스토리지 인터페이스에도 사용됩니다. 형식 사양은 기존 PCI 사양을 유지 관리하는 900 개 이상의 회사 그룹 인 PCI-SIG (PCI Special Interest Group)에 의해 유지 및 개발됩니다. PCIe 3.0은 확장 카드의 최신 표준으로, 프로덕션 환경에서 기존 개인용 PC에서 사용할 수 있습니다.

지점 간 토폴로지

개념적으로 PCI Express 버스는 이전 PCI / PCI-X 버스의 고속 직렬 교체입니다. PCI Express 버스와 이전 PCI의 주요 차이점 중 하나는 버스 토폴로지입니다. PCI는 공유 병렬 버스 아키텍처를 사용하여 PCI 호스트와 모든 장치가 공통 주소, 데이터 및 제어 라인 세트를 공유합니다. 반대로 PCI Express는 지점 간 토폴로지를 기반으로하며 각 장치를 루트 컴플렉스에 연결하는 별도의 직렬 링크가 있습니다. 공유 버스 토폴로지로 인해 가장 오래된 PCI 버스에 대한 액세스가 한 번에 한 방향으로 한 번에 하나의 마스터로 제한됩니다. 또한 이전 PCI 클럭 체계는 버스 클럭을 버스에서 가장 느린 주변 장치로 제한합니다. 반대로, PCI Express 버스 링크는 두 엔드 포인트 간의 전이중 통신을 지원하며 여러 엔드 포인트를 통한 동시 액세스에 고유 한 제한이 없습니다.

버스 프로토콜과 관련하여 PCI Express 통신은 패킷으로 캡슐화됩니다. 데이터 패키징 및 언 패킹 작업 및 상태 메시지 트래픽은 PCI Express 포트의 트랜잭션 계층에 의해 처리됩니다. 전기 신호 및 버스 프로토콜의 급격한 차이는 다른 기계적 폼 팩터 및 확장 커넥터를 사용해야합니다. PCI 슬롯과 PCI Express 슬롯은 서로 바꿔 사용할 수 없습니다. 소프트웨어 수준에서 PCI Express는 이전 PCI 버전과의 호환성을 유지합니다.

프로세서 PCI Express LANES 란 무엇입니까

두 장치 사이의 PCI Express 링크는 1 ~ 32 레인으로 구성 될 수 있습니다. 다중 레인 링크에서 패킷 데이터는 여러 줄로 나뉘며 최대 데이터 처리량은 전체 링크 너비에 따라 조정됩니다. 레인 수는 장치 초기화 중에 자동으로 협상되며 모든 엔드 포인트에 의해 제한 될 수 있습니다. 예를 들어, 단일 레인 (× 1) PCI Express 카드를 다중 레인 슬롯 (× 4, × 8 등)에 삽입 할 수 있으며 초기화주기는 상호 지원을 통해 최대 레인 수를 자동으로 협상합니다.. 레인 수를 줄 이도록 링크를 동적으로 구성하여 레인이 잘못되었거나 신뢰할 수없는 경우 내결함성을 제공 합니다. PCI Express 표준은 x, 1, × 4, × 8, × 12, × 16 및 × 32의 여러 폭에 대한 슬롯 및 커넥터를 정의합니다.이를 통해 PCI Express 버스는 하이 엔드가 필요하지 않은 비용에 민감한 애플리케이션을 모두 제공 할 수 있습니다. 3D 그래픽, 네트워킹 및 엔터프라이즈 스토리지와 같은 중요한 성능 응용 프로그램뿐만 아니라 성능.

레인은 두 개의 차동 시그널링 쌍으로 구성되며, 한 쌍은 데이터를 수신하고 다른 쌍은 전송을위한 것입니다. 따라서 각 레인은 4 개의 신호 케이블 또는 트레이스로 구성 됩니다. 개념적으로 각 레인은 전이중 바이트 스트림으로 사용되어 링크의 끝점 사이에서 양방향으로 동시에 8 비트 "바이트"형식으로 데이터 패킷을 전송합니다. PCI Express 물리적 링크는 1-32 레인, 보다 정확하게는 1, 2, 4, 8, 12, 16 또는 32 레인을 포함 할 수 있습니다. 레인 수는 접두사“×”(예:“× 8”은 8 레인 카드 또는 슬롯을 나타냄)로 기록되며 × 16이 가장 많이 사용됩니다. 레인의 크기는 또한 "너비"또는 "스루"라는 용어를 통해 언급되며, 예를 들어 8 개의 레인 슬롯은 "8 개당"또는 "8 개 ​​레인 폭"으로 지칭 될 수있다.

PCIe 레인은 PC 내부의 일부 장소에서 사용됩니다. CPU는 적어도 16 개의 CPU와 메인 보드의 하나 이상의 16x 슬롯 사이에 연결되어 있습니다. 이 레인은 일반적으로 전체 채널을 사용하는 카드 또는 채널의 일부가있는 여러 카드가있는 그래픽 카드 에 사용됩니다. 일부 CPU에는 더 많은 그래픽 카드 레인이 있고 일부 Intel X 시리즈 CPU에는 최대 40 개 이상이 있습니다.

일부 레인은 CPU를 PCH (Platform Controller Hub)에 연결합니다. 인텔은 이러한 레인을 DMI라고하지만 실제로는 PCIe와 동일합니다. PCH에서 PCIe 레인은 네트워크 컨트롤러, TV 튜너 카드 등을 위해 SATA 컨트롤러, NVMe 호환 M.2 슬롯, USB 드라이버 및 마더 보드의 다양한 PCIe 슬롯으로 이동합니다. PCH는 멀티플렉서 역할을하며 궁극적으로 이러한 모든 장치는 CPU 또는 주 메모리와 통신 할 때 사용 가능한 DMI 레인을 공유해야합니다.

시장 에서 가장 우수한 프로세서에 대한 게시물을 읽는 것이 좋습니다.

이것으로 프로세서 LANES와 그 목적에 관한 기사를 마칩니다. 잘만되면 그것은 당신에게 유용했습니다.

튜토리얼

편집자의 선택

Back to top button